成人免费xxxxx在线视频软件_久久精品久久久_亚洲国产精品久久久_天天色天天色_亚洲人成一区_欧美一级欧美三级在线观看

在FPGA設計中如何充分利用NoC資源去支撐創新應用設計

新聞
日益增長的數據加速需求對硬件平臺提出了越來越高的要求,FPGA作為一種可編程可定制化的高性能硬件發揮著越來越重要的作用。

 作者:黃侖,Achronix資深現場應用工程師

日益增長的數據加速需求對硬件平臺提出了越來越高的要求,FPGA作為一種可編程可定制化的高性能硬件發揮著越來越重要的作用。近年來,高端FPGA芯片采用了越來越多的Hard IP去提升FPGA外圍的數據傳輸帶寬以及存儲器帶寬。但是在FPGA內部,可編程邏輯部分隨著工藝提升而不斷進步的同時,內外部數據交換性能的提升并沒有那么明顯,所以FPGA內部數據的交換越來越成為數據傳輸的瓶頸。

為了解決這一問題,Achronix 在其最新基于臺積電(TSMC7nm FinFET工藝Speedster7t FPGA器件中包含了革命性的新型二維片上網絡(2D NoC這種2D NoC如同FPGA可編程邏輯結構上運行的高速公路網絡一樣,FPGA外部高速接口和內部可編程邏輯的數據傳輸提供了大約高達27Tbps高帶寬。

作為Speedster7t FPGA器件中的重要創新之一,2D NoCFPGA設計提供了幾項重要優勢,包括:

提高設計的性能,讓FPGA內部的數據傳輸不再成為瓶頸。

節省FPGA可編程邏輯資源,簡化邏輯設計,由NoC去替代傳統的邏輯去做高速數據傳輸和數據總線管理。

增加了FPGA的布線資源,對于資源占用很高的設計有效地降低布局布線擁塞的風險。

實現真正的模塊化設計,減小FPGA設計人員調試的工作量。

本文用了一個具體的FPGA設計案例,來體現上面提到的NoCFPGA設計中的幾項重要作用。這個設計的主要目的是展示FPGA內部的邏輯如何去訪問片外的存儲器。如圖1所示,本設計包含8個讀寫模塊,這8個讀寫模塊需要訪問8GDDR6通道,這樣就需要一個8x8AXI interconnect模塊,同時需要有跨時鐘域的邏輯去將每個GDDR6用戶接口時鐘轉換到邏輯主時鐘。除了圖1中的8個讀寫模塊外,紅色區域的邏輯都需要用FPGA的可編程邏輯去實現。

 

 

 

1 傳統FPGA實現架構

對于AXI interconnect模塊,我們采用Github上開源的AXI4總線連接器來實現,這個AXI4總線連接器將4AXI4總線主設備連接到8AXI4總線從設備,源代碼可以在參考文獻2的鏈接中下載。我們在這個代碼的基礎上進行擴展,增加到8AXI4總線主設備連接到8AXI4總線從設備,同時加上了跨時鐘域邏輯。

為了進行對比,我們用另外一個設計,目的還是用這8個讀寫模塊去訪問8GDDR6通道;不同的是,這次我們將8個讀寫模塊連接到AchronixSpeedster7t FPGA器件的2D NoC上,然后通過2D NoC去訪問8GDDR6通道。如圖2所示:

 

 

 

3 資源占用和性能對比

從資源占用上看,用AXI總線連接器的設計會比用2D NoC的設計占用多出很多的資源,以實現AXI interconnect還有跨時鐘域的邏輯。這里還要說明一點,這個開源的AXI interconnect實現的是一種最簡單的總線連接器,并不支持2D NoC所能提供的所有功能,比如地址表映射,優先級配置。

最重要的一點是AXI interconnect只支持阻塞訪問(blocking),不支持非阻塞訪問(non-blocking)。阻塞訪問是指發起讀或者寫請求以后,要等到本次讀或者寫操作完成以后,才能發起下一次的讀或者寫請求。而非阻塞訪問是指可以連續發起讀或者寫請求,而不用等待上次的讀或者寫操作完成。在提高GDDR6的訪問效率上面,阻塞訪問會讓讀寫效率大大下降。

如果用FPGA的可編程邏輯去實現完整的2D NoC功能,包括64個接入點、128bit位寬和400MHz的速率,大概需要850 k LE,等效于占用了Speedster7t 1500 FPGA器件56%的可編程資源。而2D NoC則可以提供 80個接入點、256bit位寬和2GHz速率,而且不占用FPGA可編程邏輯。

從性能上來看,使用AXI總線連接器的設計只能跑到157MHz,而使用NoC的設計則能跑到500MHz。如果我們看一下設計后端的布局布線圖,就會有更深刻的認識。圖4所示的是使用AXI總線連接器的設計后端布局布線圖。

 

4 使用AXI interconnect的設計后端布局布線圖

從圖中可以看到,因為GDDR6控制器分布在器件的兩側(圖中彩色高亮的部分),所以AXI總線連接器的布局基本分布在器件的中間,既不能靠近左邊,也不能靠近右邊,所以這樣就導致了性能上不去。如果增加pipeline的寄存器可以提高系統的性能,但是這樣會占用大量的寄存器資源,同時會給GDDR的訪問帶來很大的延時。

如果再看一下圖5中使用了2D NoC的布局布線圖,就會有很明顯的對比。首先,因為用2D NoC實現了AXI總線連接器和跨時鐘域的模塊,這就節省了大量的資源;另外,因為2D NoC遍布在整個器件上,一共有80個接入點,所以8個讀寫模塊可以由工具放置在器件的任何地方,而不影響設計的性能。

 

5 使用2D NoC設計的后端布局布線圖

    從本設計的整個流程來看,使用2D NoC會極大的簡化設計,提高性能,同時節省大量的資源;FPGA設計工程師可以花更多的精力在核心模塊或者算法模塊設計上面,把總線傳輸、外部接口訪問仲裁和接口異步時鐘域的轉換等工作全部交給2D NoC吧。

如需了解更多Speedster7t FPGA器件產品細節,請發送郵件到Dawson.Guo@Achronix.com,或訪問Achronix公司官方網站:http://www.achronix.com以訂閱新聞和獲取產品資料。

責任編輯:姜華 來源: 51CTO
相關推薦

2013-01-18 14:02:46

VDI存儲IOPS

2021-06-02 13:17:42

物聯網IOT

2015-02-26 09:50:42

vSphereSSD

2023-10-23 16:11:14

2017-01-04 15:42:43

運營商SDN服務保障

2011-04-25 17:47:57

傳真機

2013-07-25 09:20:32

Windows 8.1

2018-09-04 08:40:41

數據中心網絡機柜

2019-06-13 19:20:38

云平臺遷移云計算

2020-08-18 09:03:06

云計算云存儲數據

2022-04-24 14:57:13

區塊鏈眾籌安全

2021-03-27 10:53:05

NodeJSCPU服務器

2021-10-14 14:48:16

人工智能AI深度學習

2024-10-28 15:14:53

2010-05-06 12:44:13

Unix系統

2019-05-05 09:26:01

物聯網安全物聯網投資物聯網

2023-09-05 14:58:23

大數據

2023-09-01 11:38:36

2019-08-06 09:52:16

網絡工具數據

2009-05-21 09:08:52

接口C++面向對象
點贊
收藏

51CTO技術棧公眾號

主站蜘蛛池模板: 亚洲精品国产第一综合99久久 | 久久精品国产一区二区电影 | 黄色大片观看 | 国产精品一级 | 日本不卡视频在线播放 | 欧美日日 | 99精品视频在线观看免费播放 | 国产目拍亚洲精品99久久精品 | 中文字幕欧美一区 | 日韩电影中文字幕 | 国产免费视频在线 | 成人一区二区三区在线观看 | 韩日有码 | 日本成人福利 | 天天操天天摸天天爽 | 国产在线一区二区 | 黄色大片网站 | 亚洲顶级毛片 | 男人天堂久久 | 日韩中文一区 | 在线激情视频 | 午夜精品网站 | 精品国产乱码久久久久久闺蜜 | 久久精品免费观看 | 欧美日韩成人一区二区 | 视频一区中文字幕 | 色屁屁在线观看 | www.99热| 亚洲一区在线日韩在线深爱 | www.日韩在线 | av日韩高清 | 亚洲精品乱码久久久久久9色 | 日韩在线视频免费观看 | 国产精品国产a级 | 一区二区三区日韩精品 | 天天操操 | 国产成人精品高清久久 | 97视频免费| 最新中文字幕在线 | 精品在线一区二区 | 欧美三级成人理伦 |